Tugas Pendahuluan 1
.Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan 1 dengan ketentuan input B0=1, B1=1, B2=don’t care, B3=don’t care, B4=0, B5=don’t care, B6=don’t care led diganti logicprobe.
J-K Flip-flop merupakan flipflop yang tidak memiliki kondisi terlarang
atau yanng berarti diberi berapapun inputan asalkan terdapat clock maka
akan terjadi perubahan pada keluaran atau outputnya. Pada flip-flop JK, terdapat dua input utama, yaitu J dan K. Flip-flop ini memiliki karakteristik unik yang memungkinkan perubahan status berdasarkan input J, K, serta sinyal clock. Saat sinyal clock naik, perubahan terjadi sesuai kondisi berikut: J = 1, K = 1: Flip-flop akan melakukan toggling (berpindah keadaan). J = 1, K = 0: Output Q berubah menjadi 1. J = 0, K = 1: Output Q berubah menjadi 0. J = 0, K = 0: Output Q tidak mengalami perubahan (keadaan tetap). Dalam rangkaian tersebut, input J terhubung dengan B2=1, sementara K terhubung dengan B4=0. Dengan B3 sebagai don't care, flip-flop JK akan menghasilkan output Q=1 dan Q'=0.
D Flip-flop merupakan salah satu jenis flip-flop yang dibangun dengan
menggunakan flip-flop R-S . Perbedaan dengan R-S flip-flop terletak pada
inputan R, dan D Flip-flop inputan R terlebih dahulu diberi gerbang NOT. Rangkaian D flip-flop menggunakan switch SPDT dengan B5 = don't care terhubung ke D dan B6 = don't care terhubung ke clock. Input D mengontrol output, dan perubahan input D hanya memengaruhi output saat ada naik atau turun pada sinyal clock, yang di sini aktif tinggi. Ketika B5 (D) = 1 dan clock = 1, output Q = 1 dan Q' = 0. Sebaliknya, jika B5 = 0, output Q = 0 dan Q' = 1.
Komentar
Posting Komentar